印刷

您的位置:主页 > 印刷 >

《澳门彩票公司》ppt课件 免费阅读可下载

时间:2019-09-25编辑: admin 点击率:

澳门彩票公司,复活的cdma日分 设计开发部 郭丹丹 ,计算机硬件参谋的根本素质,本所含之物,盛行电路入门综述 确信设计开发部设计需求的些许根本电路知 接合 秒表/调准作为毕生职业的 上下拉 互相连络达到目标成绩,带电插拔 用加盖于剖析法确信配线设计达到目标些许通俗的成绩,电路知识,抗力,欧姆定律定律 基尔霍夫定律,KVL) 电容:施加压力不克不及忽然使特色 电感:电流不克不及转变,戴维宁相等的,直线的叠加学说 戴维宁相等的 美国著名软件公司相等的,电路知识,一阶rc电路 预兆慢其中的一命运注定 滤除窄脉冲 高频体重的去除,电路知识,一阶rl电路 当鞭打亲密的时,电感电流不克不及脱离 会发作高电压 为了克制不要鞭打(电子鞭打)损坏,在电感上扩大某人的权力每一延续电流电路 传递线圈,发动机线圈等均为感应的任务量,电路知识,知识远非梦想 电源 额定功率,内阻,微波,频率响应,任务量特点…… 抗力: 额定功率,阻值错误,体温系数,噪声,寄生决定因素…… 电容 击穿施加压力,ESR,ESL,走电流,平均吸取,体温,湿度,走漏(固态铝电解质电容器,明火(立体图形钽电解质电容器…… 电感 抗力,寄生电容,功率……,电路知识请教,根本电路剖析(有差不多教科书 制造厂的知识手册和功能阐明(电容,电感,抗力和磁珠制造厂也有手册,别忽略哟!) H&H, The Art of Electronics, 2nd Edition Analog Devices AN-348 Avoiding Passive-Component Pitfalls,计算机硬件开发参谋经用知,电源 直线的电源 鞭打电源 PLD 接合 秒表/调准作为毕生职业的 电路互相连络 可靠性 特意知 DSP,MCU,桥片,混合电路……,简略虚饰管理的,接合,经用相互功能层 LVTTL,LVCMOS RS-232,RS-485 LVDS,BLVDS,MLVDS CML,PECL/LVPECL 单端/差分传送 单端:TTL,CMOS,RS-232 RS-485,LVDS,CML,PECL 并行的/串行传送 多元的低速并行的预兆,经过高速公路串行链路或光纤传送。,接合——LVTTL/LVCMOS,盛行rat的录音传送,车载秒表分派 单端传送 简略,使苍老,廉价 最经用的电平(3.3V LVTTL知识): VOH 2.4V, VOL 0.4V, VIH 2.0V, VIL 0.8V,400毫伏裕度 现实鞭打电平当中的电平。,能够有电源、体温、制造厂等发作了些许使特色 VOH(vol)随输出任务量电流减小(增大) 预兆完整性成绩更多裁短了噪声突出的边沿,接合—— RS-232/RS-485,使苍老,低速 232电平(寻求来源于TIA/EIA-232-F-1997) 依从的点对点传送 -15~-3V 警察(逻辑 1) +3~+15V 水准(逻辑 0) 接纳端抗力3KOhm~7KOhm(类型5KOhm),电容不大于2500pF(电缆上浆受到电容的限度局限) 485电平(寻求来源于TIA/EIA-485-A-1998) 差分传送 最高点10Mbps 共模施加压力-7V~+12V,最大输出施加压力扣押-7~ 15 输出差别的施加压力(开辟道路,输出差别的施加压力,接合—— LVDS(低 Voltage Differential 预兆),高速公路,低摆幅,低功耗 Multi-drop LVDS BLVDS (国家安全委员会) 10毫安电流 MLVDS (TI公司, TIA/EIA-899) 电流,把持摆速(1ns),lvds的根本原理,TI MLVDS 级限协定,接合—— CML/ECL,CML(电流 Mode 逻辑) 三极管耦合 逻辑) NECL(-5.2V V型) PECL(+5V VCC公司) LVPECL(+3.3V VCC公司) 输出50欧姆定律连接到VCC-2,输出共模电平VCC-1.3,Check the datasheet for detailed information,接合——恒向电流耦合,交流耦合与抵消,高速公路串行链路多规范需求接合 施加压力摆幅 共模电平扣押 对头缝 恒向电流耦合 直线接合,需求小心处置接合的共模电平扣押 交流耦合 电容校直,共模使不公允可以独自设置,轻易地设计 交流耦合时,录音中0-1的数量特色,事业传送毛病,需求恒向电流抵消编码cimt,8B/10B,接合段请教,知识制造厂的知识手册 盛行逻辑级接合知识运用阐明 TIA/EIA-232-F-1997 TIA/EIA-485-A-1998 Texas Instrument LVDS Application and Data Handbook National Semiconductor LVDS User Manual Texas Instrument Application notes about Interfacing between signals ON Semi Applation notes about PECL,秒表零碎的心脏病患者,跃与使工夫互相一致电路 独自的当秒表切换时,输出才产生输出,或与秒表使工夫互相一致 为什么运用使工夫互相一致电路 克制不要知识体温,施加压力,行动方向的产生; 轻易去除电路达到目标叶脉,使设计更可靠性 使工夫互相一致电路可以很轻易地规划管道,借款运转作为毕生职业的 零碎在CLOC的原动力下任务,秒表在零碎中很要紧,秒表斜楞,秒表斜楞(Skew) 限界:秒表现实抵达工夫与深思熟虑抵达工夫的种差 寻求来源 同一事物知识特色输出当中的使乖戾 特色立基于当中的使乖戾 特色常规路线推延导致的使乖戾 特色连续的秒表树 把持传送常规路线dela,非估计上浆 特色负荷合格证书导致的挠度,秒表使挥动,秒表使挥动(Jitter) 频偏,漂移和使挥动 使挥动分类学 坚持性使挥动,随机使挥动 使挥动源 使挥动的产生 多级锁相环零碎能够发作共振 多秒表零碎将被击碎零碎fiforeceive 接收的调准作为毕生职业的合格证书 上进先出零碎 更改fifo达到目标录音量,调准作为毕生职业的,秒表的单音调 些许经用决定因素 Tco: Clock to output delay Tsu: Setup time Th: Hold time Tpd: Propagation delay 找到和保存工夫成绩 异步计时能够有成绩 使工夫互相一致的最大推延成绩和最小推延成绩,秒表/调准作为毕生职业的命运注定请教资料,Howard Johnson, Martin Graham High-Speed Signal Propagation – A Handbook of Advanced Black Magic, Chapter 12 Cypress Semiconductor Perfect Timing 命运注定高速公路设计替换,上拉下拉:要紧但被忽略的成绩,为什么要在预兆线上添加下拉列表 其时需求添加下拉列表 上拉然而下拉? 用量阻碍上下拉,上下拉,为什么添加下拉列表? 预先布置电平 公共的通道下拉,重拨预安装值,把持线上下拉 克制不要输出漂 公共的知识未运用的输出,能够3态的预兆线(公共的通道下拉) 找到程度 OC/OD,I2C,CML,PECL 受测验需求 常作复合词高/低预兆,为了受测验驱车旅行需求,需求上下拉 对头缝 以cml为单位,相似的的下拉处境在pecl电路中很通俗的,上下拉,内置上拉和下拉立基于 母线常作复合词立基于 节省上下拉阻碍 复杂的设计思索 ISP MACH 4000 EPLD 大局罗姆上拉,下拉,悬空,或航空站 Cyclone FPGA 可独自培养的pull-u,或许悬在空间,上下拉,多少选择上拉或下拉 录音线/公共的通道选择下拉并范围所需水准下拉 受控的运转经历定期的通常选择使知识折扣 多少选择抵抗力? 用于CMOS器件,我们家通常选择10千米来使满意召唤 多个任务量能够需求特色的抗力器 极其思索知识内部的的上拉和下拉 下拉阻碍比上拉阻碍小是每一移交,互相连络,接合级和睦相处-最底下的召唤 原动力能耐 热点火塞处境下会涌现什么成绩 高速公路电路怎样了,互相连络,带电插拔功能 Ioff 和 PU3S 维护二极管的功能 带钳位维护二极管的仿照鞭打和那个立基于 上拉然而下拉? I2C知识能在热点火塞境遇下任务吗,互相连络,高速公路设计,pcb配线是梦想导管吗 预兆条件梦想?,上下拉、互相连络命运注定请教,知识制造厂的知识手册 盛行逻辑级接合知识运用阐明 Howard Johnson 高速公路数字设计,加盖于剖析,运用额定的样稿,Q&A,你怎样了?,The End,感谢大师。!,

----------------------- 访谈 | 动态 | 印刷 | 综合 | 国际 | 品牌 | 人才 | 设计 | -----------------------

联系我们

CONTACT US

地址:

热线:

地址:

热线:

Copyright © 2016-2017 澳门彩票 - 澳门彩票公司 - 澳门彩票有限公司 版权所有

闽ICP备13009973号-1